위 이미지를 클릭하시면 인터넷으로 바로 문제를 풀어 보실수 있습니다.
(해설, 모의고사, 오답노트, 워드, 컴활, 정보처리 상설검정 프로그램 기능 포함)
전자문제집 CBT란?
종이 문제집이 아닌 인터넷으로 문제를 풀고 자동으로 채점하며 모의고사, 오답 노트, 해설까지 제공하는
무료 기출문제 학습 프로그램으로 실제 상설검정에서 사용하는 OMR 형식의 CBT를 제공합니다.
최신 반도체설계산업기사 필기 기출문제(해설) : [다운로드]
반도체설계산업기사 필기 기출문제(해설) 및 전자문제집 CBT 2019년 04월 27일(1657175)1. | PN 접합 다이오드에서 순방향 바이어스를 인가해주면 나타나는 현상에 대한 설명으로 옳은 것은? |
정답 : [2]☜ 블럭 설정하면 보임 정답률 : 78%
| <문제 해설> P형은+ N형운-로 순방향 인가시 공핍영역(공간전하의 영역)이 감소된다. [해설작성자 : 충ㅂ도ㄹ대 JangPanda] |
|
2. | 반도체 재료에 전계를 가하면 정공의 드리프트(drift) 속도의 방향은? |
정답 : [1]☜ 블럭 설정하면 보임 정답률 : 74%
| <문제 해설> 전계는 +~-로 간다 정공은 양의 성질을 갇고있어서 전계와 같은 방향이다 +~- 반대로 전자는 음의 성질을 갇고있어서 전계와 반대 방향이다 -~+ [해설작성자 : 충ㅂ도ㄹ대 JangPanda] |
|
1. | 게이트-소스간에 전압 VGS을 인가하면 드레인과 소스사이에 채널이 형성된다. |
2. | 드레인-소스간에 역방향 전압 VDS을 인가하면 드레인 전류 ID가 흐른다. |
3. | VGS을 증가시키면 채널의 폭이 두꺼워져 드레인 전류 ID가 증가한다. |
4. | BJT에 비해 전력소모가 많은 트랜지스터이다. |
정답 : [4]☜ 블럭 설정하면 보임 정답률 : 77%
| <문제 해설> MOSFET은 BHT에 비해 전력소모가 작다 [해설작성자 : JangPanda] |
|
4. | MOS 집적회로 공정에서 가장 소형화하기 어려운 소자는? |
정답 : [2]☜ 블럭 설정하면 보임 정답률 : 73%
| <문제 해설> MOS 집적회로 공정에서 가장 소형화하기 어려운 소자는 코일(인덕터)이다 [해설작성자 : JangPanda] |
|
5. | 전류가 역방향 바이어스에 의해 차단되면 나타나는 현상으로 옳은 것은? |
1. | 다수 캐리어로 인해 전류가 약간 흐른다. |
2. | 소수 캐리어로 인해 아주 작은 전류가 흐른다. |
3. | 전위 장벽이 낮아져서 다수 캐리어에 의해 큰 전류가 흐른다. |
4. | 공핍층이 좁아져서 다수 캐리어에 의해 큰 전류가 흐른다. |
정답 : [2]☜ 블럭 설정하면 보임 정답률 : 74%
| <문제 해설> 역방향시 누설전류(아주 작은 전류)가 흐른다 [해설작성자 : comcbt.com 이용자] |
|
6. | BJT 회로에서 출력전압과 입력전압이 거의 동위상이 되어 이미터 폴로어(emitter follower)라고도 부르는 회로는? |
정답 : [3]☜ 블럭 설정하면 보임 정답률 : 71%
|
7. | P형과 N형 반도체에서 다수 반송자(Carrier)를 옳게 나타낸 것은? |
정답 : [1]☜ 블럭 설정하면 보임 정답률 : 85%
|
8. | MOSFET 소자의 채널 폭과 길이가 짧아지면서 발생하는 단채널 효과(short channel effect)가 아닌 것은? |
정답 : [3]☜ 블럭 설정하면 보임 정답률 : 55%
|
9. | 실리콘 잉곳이 1016 비소원자/cm3로 도핑되어 있을 때, 실온에서의 캐리어 농도는 얼마인가? (단, 진성 캐리어 밀도는 1.5×1010/cm3이다.) |
정답 : [2]☜ 블럭 설정하면 보임 정답률 : 65%
| <문제 해설> ni^2(진성 캐리어 밀도)=N(비소원자)*P(?) [해설작성자 : JangPanda] |
|
10. | Si(실리콘) 원소에 대한 설명 중 틀린 것은? |
1. | 하나의 원자가 14개의 전자를 가지고 있다. |
2. | 하나의 원자가 4개의 가전자를 가지고 있다. |
정답 : [4]☜ 블럭 설정하면 보임 정답률 : 78%
| <문제 해설> Si는 공유결합에 의해 결정 [해설작성자 : JangPanda] |
|
11. | 실리콘 공정에서 산화막에 대한 설명으로 틀린 것은? |
1. | 건식 산화 공정보다 습식 산화 공정의 반응 속도가 빠르다. |
2. | 이미 형성된 산화막이 추후의 산화공정에서의 성장속도에 영향을 준다. |
3. | 건식 산화 공정으로 형성된 산화막의 구조가 더 치밀하다. |
정답 : [2]☜ 블럭 설정하면 보임 정답률 : 60%
| <문제 해설> 건식은 품질이졸고 습식은 공정속도가 빠르다 [해설작성자 : JangPanda] |
|
12. | 도체에 1A의 전류가 흐를 때 1초 동안에 기준 단면적을 통과하는 전자의 개수는? (단, 전하의 전하량은 –1.6×10-19C) |
정답 : [3]☜ 블럭 설정하면 보임 정답률 : 64%
| <문제 해설> 1A= (전자의 전하량)(갯수)/1SEC [해설작성자 : JangPanda] |
|
13. | 쌍극성 접합 트랜지스터에 대한 설명 중 옳은 것은? |
1. | 컬렉터의 농도가 이미터, 베이스에 비해 높게 제작된다. |
2. | 컬렉터 접합의 역방향 전압이 증가할수록 실효 베이스 폭은 증가한다. |
3. | 전자와 정공이 모두 이미터 전류 형성에 기여한다. |
4. | 이미터 전류에 의해 컬렉터 전류를 제어할 수 있다. |
정답 : [3]☜ 블럭 설정하면 보임 정답률 : 49%
| <문제 해설> 1. 컬렉터의 농도가 이미터, 베이스에 비해 높게 제작된다.(E>B>C) 2. 컬렉터 접합의 역방향 전압이 증가할수록 실효 베이스 폭은 증가한다.(역방향시 감소) 3. 전자와 정공이 모두 이미터 전류 형성에 기여한다. 4. 이미터 전류에 의해 컬렉터 전류를 제어할 수 있다.(Ic=Ib*B) [해설작성자 : JangPanda] |
|
14. | 계단 접합인 PN 접합에서 P영역과 N영역의 불순물 밀도가 각각 1018cm-3, 1015cm-3 일 때, 상온에서의 접촉전위차는 얼마인가? (단, K·T/q = VT = 26mV 이고, 진성 캐리어의 농도 ni = 1.5×1010cm-3으로 가정) |
정답 : [3]☜ 블럭 설정하면 보임 정답률 : 56%
| <문제 해설> Vbi=kt/q*ln((Nd*Na)/ni^2) [해설작성자 : JangPanda] |
|
정답 : [2]☜ 블럭 설정하면 보임 정답률 : 55%
|
16. | PN 접합의 전압전류 특성에 대한 설명으로 옳은 것은? |
1. | 금지대 폭이 큰 반도체일수록 항복 전압이 낮다. |
2. | 포화전류가 흐르도록 하는 바이어스 방향은 순방향 바이어스이다. |
3. | N 영역에 음(-)의 전압을 인가하면 포화전류가 흐른다. |
4. | 역방향 전압을 점점 증가시키면 어느 임계전압에서 전류가 급증하게 되는데, 이 현상을 항복현상이라고 한다. |
정답 : [4]☜ 블럭 설정하면 보임 정답률 : 65%
| <문제 해설> 1. 금지대 폭이 큰 반도체일수록 항복 전압이 낮다.(항복전압 높아짐) 2. 포화전류(누설전류)가 흐르도록 하는 바이어스 방향은 순방향 바이어스이다.(역방향) 3. N 영역에 음(-)의 전압을 인가하면 포화전류(누설전류)가 흐른다.(+전압) 4. 역방향 전압을 점점 증가시키면 어느 임계전압에서 전류가 급증하게 되는데, 이 현상을 항복현상이라고 한다. [해설작성자 : JangPanda] |
|
17. | 순수(진성) 반도체에서 전자나 정공의 농도가 같다고 할 때 전도대의 준위 0.9eV, 가전자대의 준위가 1.6eV이면 순수 반도체의 에너지 갭은 몇 eV인가? |
정답 : [4]☜ 블럭 설정하면 보임 정답률 : 80%
| <문제 해설> 1.6-0.9=0.7 [해설작성자 : JangPanda] |
|
18. | PN 접합 다이오드의 온도 특성에 대한 설명 중 옳은 것은? |
1. | 순방향 바이어스에 의한 전류는 온도에 따라 감소한다. |
2. | 온도상승에 대하여 순방향 바이어스를 높이면 전류를 일정하게 유지할 수 있다. |
3. | 역방향 바이어스에 의한 전류는 온도에 따라 증가한다. |
4. | Si 다이오드가 Ge 다이오드에 비해 온도에 따른 전류 변화가 작다. |
정답 : [3]☜ 블럭 설정하면 보임 정답률 : 51%
| <문제 해설> 1. 순방향 바이어스에 의한 전류는 온도에 따라 감소한다.(증가) 2. 온도상승에 대하여 순방향 바이어스를 높이면 전류를 일정하게 유지할 수 있다.(증가) 3. 역방향 바이어스에 의한 전류는 온도에 따라 증가한다. 4. Si 다이오드가 Ge 다이오드에 비해 온도에 따른 전류 변화가 작다.(증가) [해설작성자 : JangPanda] |
|
19. | 바이폴라 트랜지스터에서 이미터 접합이 순바이어스 컬렉터 접합이 역바이어스인 경우에 동작하는 영역은? |
3. | 포화영역 (saturation region) |
4. | 역활성영역 (reverse active region) |
정답 : [1]☜ 블럭 설정하면 보임 정답률 : 59%
|
20. | 디지털 집적회로에서 가장 일반적으로 사용되는 금속-절연체-반도체 구조를 갖는 트랜지스터는? |
정답 : [4]☜ 블럭 설정하면 보임 정답률 : 78%
| <문제 해설> 금속(Metal) 절연체(Insulator) 반도체(semiconducter) 구조는 MIS이다. [해설작성자 : 프로페서 킴 teaches] |
|
정답 : [2]☜ 블럭 설정하면 보임 정답률 : 75%
|
22. | 다음 회로에서 출력 Vo의 전압은? (단, OPAMP는 이상적이다.) |
정답 : [2]☜ 블럭 설정하면 보임 정답률 : 54%
| <문제 해설> 아래와 같은 오류 신고가 있었습니다. 여러분들의 많은 의견 부탁 드립니다. 추후 여러분들의 의견을 반영하여 정답을 수정하도록 하겠습니다. 참고로 정답 변경은 오류 신고 5회 이상일 경우 수정합니다.
[오류 신고 내용] V0가 없음 |
|
23. | 다음에서 피변조파 V=Vc•(1+m coswt)•sinωt 이며, 반송파의 진폭은 4V, 변조도는 50%인 경우 직선 검파를 할 때 부하저항에 나타나는 신호파의 실효치 전압은 약 몇 V 인가? (단, 다이오드는 이상적인 소자이다.)(오류 신고가 접수된 문제입니다. 반드시 정답과 해설을 확인하시기 바랍니다.) |
정답 : [2]☜ 블럭 설정하면 보임 정답률 : 44%
| <문제 해설> 아래와 같은 오류 신고가 있었습니다. 여러분들의 많은 의견 부탁 드립니다. 추후 여러분들의 의견을 반영하여 정답을 수정하도록 하겠습니다. 참고로 정답 변경은 오류 신고 5회 이상일 경우 수정합니다.
[오류 신고 내용] 단, 다이오드는 이상적인 소자이다.)
단. 효율 Π은 90%이다. [해설작성자 : comcbt.com 이용자]
[관리자 입니다. 다른 문제집 확인 가능한분 계시면 확인 부탁 드립니다. 신고시 출판사명까지 기제 부탁 드립니다.]
[추가 오류 신고] 효율은 90%이다.
[관리자 입니다. 다른 문제집 확인 가능한분 계시면 확인 부탁 드립니다. 신고시 출판사명까지 기제 부탁 드립니다.] |
|
24. | 어떤 차동 증폭기의 차동모드 전압이득이 5000, 동상모드 전압이득이 0.25일 때, CMRR은 약 몇 dB인가? |
정답 : [4]☜ 블럭 설정하면 보임 정답률 : 53%
| <문제 해설> CMRR = 20log(Ad/Ac) = 20log(5000/0.25) = 86.02 [해설작성자 : 와사비는 초록색] |
|
25. | 다음 중 FET의 특징으로 옳은 것은? |
2. | 입력 저항이 10 ~ 100 Ω 정도로 작다. |
4. | 이득×대역폭이 바이폴라(Bipolar) 보다 크다. |
정답 : [3]☜ 블럭 설정하면 보임 정답률 : 55%
|
26. | 이상적인 펄스파형에서 펄스폭이 20us이고, 펄스의 반복 주파수가 1000Hz일 때, 이 펄스파의 점유율 D는 얼마인가? |
정답 : [4]☜ 블럭 설정하면 보임 정답률 : 55%
| <문제 해설> 펄스파 점유율 = 펄스폭/반복주파수 = 20µs/1000 =0.02 이다. [해설작성자 : 와사비는 초록색] |
|
1. | 중간영역전압이득의 100%가 시작되는 주파수에서 끝나는 주파수 사이 |
2. | 중간영역전압이득의 90%가 시작되는 주파수에서 끝나는 주파수 사이 |
3. | 중간영역전압이득의 70%가 시작되는 주파수에서 끝나는 주파수 사이 |
4. | 중간영역전압이득의 50%가 시작되는 주파수에서 끝나는 주파수 사이 |
정답 : [3]☜ 블럭 설정하면 보임 정답률 : 64%
|
28. | 다음 정류회로에서 다이오드에 걸리는 피크 역전압(PIV)은 몇 V인가? (단, 다이오드는 이상적인 소자이다.) |
정답 : [2]☜ 블럭 설정하면 보임 정답률 : 59%
|
29. | 다음 회로에서 궤환율 β는 얼마인가?(오류 신고가 접수된 문제입니다. 반드시 정답과 해설을 확인하시기 바랍니다.) |
정답 : [1]☜ 블럭 설정하면 보임 정답률 : 37%
| <문제 해설> 아래와 같은 오류 신고가 있었습니다. 여러분들의 많은 의견 부탁 드립니다. 추후 여러분들의 의견을 반영하여 정답을 수정하도록 하겠습니다. 참고로 정답 변경은 오류 신고 5회 이상일 경우 수정합니다.
[오류 신고 내용] B = R2/(R1+R2) = R/(R+R) = R/2R = 0.5 [해설작성자 : comcbt.com 이용자] |
|
정답 : [1]☜ 블럭 설정하면 보임 정답률 : 68%
|
31. | 다음 중 정현파를 입력하면 구형파가 출력되는 회로는? |
정답 : [4]☜ 블럭 설정하면 보임 정답률 : 68%
|
32. | 다음 트랜지스터(BJT)의 동작점 중 증폭기로 동작하기 위한 영역은? |
정답 : [3]☜ 블럭 설정하면 보임 정답률 : 58%
|
34. | 다음 중 트랜지스터 회로를 증폭기로 사용하기 위해 바이어스를 설계 시 가장 적절한 것은? |
1. | 베이스-이미터 사이는 역방향 컬렉터-베이스 사이도 역방향 |
2. | 베이스-이미터 사이는 역방향 컬렉터-베이스 사이는 순방향 |
3. | 베이스-이미터 사이는 순방향 컬렉터-베이스 사이도 순방향 |
4. | 베이스-이미터 사이는 순방향 컬렉터-베이스 사이는 역방향 |
정답 : [4]☜ 블럭 설정하면 보임 정답률 : 69%
|
35. | 어떤 증폭기가 전압 이득(Av)이 50이고, 차단주파수(fc)가 20Hz일 때, 궤환 시 전압이득이 40이 되었다면, 변경된 차단주파수는 몇 Hz 인가? |
정답 : [4]☜ 블럭 설정하면 보임 정답률 : 43%
|
36. | 다음 연산증폭기의 특성 중 슬루 레이트(slew rate)에 가장 영향을 많이 받는 특성은? |
정답 : [3]☜ 블럭 설정하면 보임 정답률 : 66%
|
37. | 다음 중 트랜지스터(BJT) 증폭기 구성에서 C급 증폭기의 가장 큰 장점은? |
정답 : [2]☜ 블럭 설정하면 보임 정답률 : 52%
|
38. | 반파정류기와 전파정류기의 다이오드 저항과 부하저항이 서로 같을 때 두 정류기의 전압 변동률 관계는? |
1. | 반파정류기가 전파정류기에 비해 2배 더 크다. |
2. | 전파정류기가 반파정류기에 비해 2배 더 크다. |
3. | 전파정류기가 반파정류기에 비해 4배 더 크다. |
정답 : [4]☜ 블럭 설정하면 보임 정답률 : 47%
|
39. | 전압 증폭도가 항상 1보다 작은 증폭회로는? |
정답 : [1]☜ 블럭 설정하면 보임 정답률 : 52%
|
40. | 다단(3단) 증폭기의 전체 전압 이득은 약 몇 dB인가? (단, 각단의 전압이득Av1=10, Av2=15, Av3=20 이다.) |
정답 : [2]☜ 블럭 설정하면 보임 정답률 : 60%
| <문제 해설> 다단증폭기 전체 전압이득 = 20log(AV1)+20log(AV2)+20log(AV3) = 20log(10)+20log(15)+20log(30)= 69.5[dB] [해설작성자 : 와사비는 초록색] |
|
41. | 논리식 를 간략히 하면? |
1. | |
2. | |
3. | |
4. | |
정답 : [3]☜ 블럭 설정하면 보임 정답률 : 72%
| <문제 해설> A'B'C + A'BC + AB'C' + ABC' = A'(C(B'+ B)) + A(C'(B'+ B)) = A'(C(1)) + A(C'(1)) = A'C + A C' [해설작성자 : 해설작성자] |
|
42. | 다음 D플립플롭의 진리표에서 에 가장 (A), (B)에 적합한 값은? |
정답 : [2]☜ 블럭 설정하면 보임 정답률 : 61%
|
44. | 다음 논리회로의 기능으로 가장 옳은 것은? (단, 입력은 A, B로 합 또는 차는 X로, 자리올림 혹은 내림수는 Y로 표시한다.) |
정답 : [4]☜ 블럭 설정하면 보임 정답률 : 60%
|
45. | 2진수 (110010101001)2를 16진수로 표시하면? |
정답 : [1]☜ 블럭 설정하면 보임 정답률 : 67%
|
46. | 10진수로 1000까지 계수할 수 있는 업 카운터(up counter)는 최소 몇 개의 플립플롭으로 구성되어야 하는가? |
정답 : [2]☜ 블럭 설정하면 보임 정답률 : 55%
|
47. | BCD code 0110 1001 1000을 10진수로 변환한 것으로 옳은 것은? |
정답 : [1]☜ 블럭 설정하면 보임 정답률 : 70%
|
48. | 다음 중 4비트 시프트 레지스터의 구성으로 가장 옳은 것은? |
정답 : [4]☜ 블럭 설정하면 보임 정답률 : 58%
|
49. | 조합논리회로의 특징에 대한 설명으로 옳지 않은 것은? |
1. | 입출력을 갖는 논리 게이트의 집합으로 출력값은 0과 1의 입력값에 의해서만 결정되는 회로이다. |
3. | 반가산기, 전가산기, 디코더 등이 있다. |
4. | 출력함수는 n개의 입력 변수 항으로 표시한다. |
정답 : [2]☜ 블럭 설정하면 보임 정답률 : 68%
|
50. | 다음 회로에 대한 설명 중 맞는 것은? |
3. | 입력 A=0V, B=0V일 경우 출력 Y=10V가 된다. |
4. | 입력 A=0V, B=5V일 경우 출력 Y=5V가 된다. |
정답 : [1]☜ 블럭 설정하면 보임 정답률 : 69%
| <문제 해설> 전기는 기본적으로 LOW(0V)로 흐르게 된다. A에 1(HIGH)을 넣으면 B로 흐르게 되고 A,B 둘 다 1을 넣게 되면 갈 곳이 없어 Y에 1이 출력된다. [해설작성자 : 해설작성자] |
|
51. | 어떤 메모리가 16 개의 번지입력(address input), 4개의 데이터 입력, 4개의 데이터 출력을 가지고 있다고 가정할 때, 이 메모리의 용량은? |
정답 : [3]☜ 블럭 설정하면 보임 정답률 : 51%
|
54. | 다음 회로의 동작 상태와 가장 부합하는 카운터의 종류는? |
정답 : [4]☜ 블럭 설정하면 보임 정답률 : 69%
|
55. | 논리식 의 보수를 구하면?(정확한 보기내용을 아시는 분께서는 오류 신고를 통하여 내용작성 부탁드립니다. 정답은 2번입니다.) |
1. | |
2. | |
3. | |
4. | |
정답 : [2]☜ 블럭 설정하면 보임 정답률 : 62%
| <문제 해설> (A'+B)*(C'+D')
아래와 같은 오류 신고가 있었습니다. 여러분들의 많은 의견 부탁 드립니다. 추후 여러분들의 의견을 반영하여 정답을 수정하도록 하겠습니다. 참고로 정답 변경은 오류 신고 5회 이상일 경우 수정합니다.
[오류 신고 내용] 2. (A`+B)(C`D`) [해설작성자 : comcbt.com 이용자]
[관리자 입니다. 다른 문제집 확인 가능한분 계시면 확인 부탁 드립니다. 신고시 출판사명까지 기제 부탁 드립니다.] |
|
56. | 다음 3 상태 논리 인버터에 A=High 이고, C=1 인 경우 출력 Y의 상태는? (단, C는 Enable이다.) |
정답 : [2]☜ 블럭 설정하면 보임 정답률 : 64%
|
57. | 연산 회로에 대한 설명 중 가장 옳지 않은 것은? |
1. | 3개의 2진수를 가산할 수 있는 회로를 전가산기라 한다. |
2. | 2개의 입력 크기를 비교하는 회로를 비교기라 한다. |
3. | 2진수로 표시된 입력조합에 따른 BCD 코드를 0부터 9까지 동작할 수 있게 하는 회로를 인코더라 한다. |
4. | 전가산기에서는 캐리 입력을 취급할 수 있다. |
정답 : [3]☜ 블럭 설정하면 보임 정답률 : 62%
|
58. | 플립플롭(flip-flop)을 응용해서 만들 수 없는 것은? |
정답 : [2]☜ 블럭 설정하면 보임 정답률 : 55%
|
59. | 다음 논리식을 가장 간단히 나타낸 것은? (단, d는 무정의 조건(don't care 임)) |
정답 : [3]☜ 블럭 설정하면 보임 정답률 : 53%
|
60. | 에러(Error)를 검출하여 교정할 수 있는 코드는? |
정답 : [1]☜ 블럭 설정하면 보임 정답률 : 71%
|
61. | n웰 CMOS 공정에 필수적으로 사용되는 레이어가 아닌 것은 무엇인가? |
정답 : [4]☜ 블럭 설정하면 보임 정답률 : 67%
|
62. | 하드웨어기술언어(HDL)를 이용한 설계의 특징이 아닌 것은? |
정답 : [3]☜ 블럭 설정하면 보임 정답률 : 59%
|
63. | 레이아웃(layout) 설계규칙에 관한 설명 중 틀린 것은? |
1. | 제조공정에서 요구하는 형상들의 집합을 정의하는 것이다. |
3. | 패키징(packaging)의 본딩 패드(bonding pad)의 크기에 대하여 정의할 때 필요하다 |
4. | 웨이퍼에서 각각의 회로를 잘라내는 스크라이브(scribe) 선과는 무관하다. |
정답 : [4]☜ 블럭 설정하면 보임 정답률 : 60%
|
64. | 다음의 정적 CMOS 로직(Static CMOS Logic)에 관한 설명 중 틀린 것은? |
1. | 반대로 동작하는 nMOS와 pMOS를 이용하여 대칭적으로 동작시키는 회로 로직이다. |
2. | 시간이 비교적 많이 경과해도 출력전압이 변하지 않는 대신 속도가 느리다. |
4. | nMOS와 pMOS를 이용하여 풀업(pull-up)과 풀다운(pull-down) 시키는 회로이다. |
정답 : [3]☜ 블럭 설정하면 보임 정답률 : 54%
|
65. | 반도체 공정에서 기체 상태의 화합물을 분해한 후 화학적 반응에 의해 반도체 기판 위에 박막이나 에피층을 형성하는 공정은? |
3. | 화학기상증착(Chemical Vapor Deposition) |
4. | 분자선증착(Molecular Beam Epitaxy) |
정답 : [3]☜ 블럭 설정하면 보임 정답률 : 74%
|
66. | 동적 CMOS 로직과 거의 같으나 출력단에 인버팅 래치가 달려 있는 로직은? |
정답 : [1]☜ 블럭 설정하면 보임 정답률 : 75%
|
67. | 다음 각 로직 회로의 사양 중에서 잡음여유(Noise Margin)가 가장 큰 것은? |
정답 : [2]☜ 블럭 설정하면 보임 정답률 : 64%
|
68. | 동적 CMOS 로직에 대한 설명으로 틀린 것은? |
1. | 정적 논리 회로보다 연속 회로의 구현이 쉽다. |
2. | 동일한 기능에 대해 정적 논리 회로보다 작은 면적으로 설계가 가능하다. |
3. | 입력 신호는 사전 충전(Precharge)때만 변화하여야 한다. |
4. | 작은 기생 커패시턴스를 갖기 때문에 고속으로 동작 한다. |
정답 : [1]☜ 블럭 설정하면 보임 정답률 : 44%
|
69. | 다음 중 레이아웃 시 배선에 대한 설명으로 옳지 않은 것은? |
1. | 블록의 배치가 끝나면 블록 사이의 신호선 연결, 즉 배선을 한다. |
2. | 전원과 접지선, 클럭 등 중요 신호선은 여타 신호선을 배선한 후 마지막에 한다. |
3. | 전원과 접지선을 배선할 때에는 가능한 충분한 폭을 확보하는 것이 중요하다. |
4. | 타이밍상 중요한 신호는 먼저 연결하여 짧은 배선이 가능하도록 한다. |
정답 : [2]☜ 블럭 설정하면 보임 정답률 : 64%
|
70. | 다음 중 인버터 구현 시, 논리 '0' 의 신호는 잘 통과 시키고 '1' 의 신호는 잘 통과 시키지 못하는 poor 1 현상이 나타나는 구조는? |
정답 : [2]☜ 블럭 설정하면 보임 정답률 : 48%
|
71. | 이상적인 연산증폭기 특징에 대한 설명으로 가장 옳은 것은? |
정답 : [4]☜ 블럭 설정하면 보임 정답률 : 69%
|
72. | 반도체 웨이퍼에 대한 공정 중 메탈이나 폴리 실리콘 등을 웨이퍼 표면에 부착시키는 공정은? |
정답 : [2]☜ 블럭 설정하면 보임 정답률 : 75%
|
73. | 다음 중 일반적인 CMOS 회로에 대한 설명과 거리가 먼 것은? |
1. | CMOS는 nMOS와 pMOS가 결합된 형태이다. |
2. | CMOS 회로의 집적도는 nMOS 회로보다 작다. |
3. | CMOS 회로의 전력 소모는 nMOS 회로보다 크다. |
4. | CMOS 회로의 동작속도는 nMOS 회로보다 느리다. |
정답 : [3]☜ 블럭 설정하면 보임 정답률 : 48%
|
74. | 게이트 어레이 설계기법의 일종으로 배선영역 없이 설계하는 기술은? |
2. | PLD(programmable logic device) |
4. | FPGA(field programmable gate array) |
정답 : [1]☜ 블럭 설정하면 보임 정답률 : 60%
|
75. | 동일한 조건에서 MOS 트랜지스터의 게이트 산화막 두께가 2배 증가하면 포화영역에서의 드레인 전류는 어떻게 변하는가? |
정답 : [3]☜ 블럭 설정하면 보임 정답률 : 59%
|
76. | LSI 설계 시 논리 설계 단계에서 고려해야 할 사항에 해당하지 않는 것은? |
정답 : [3]☜ 블럭 설정하면 보임 정답률 : 53%
|
77. | CMOS domino 로직회로를 사용할 때의 특성에 해당되지 않는 것은? |
1. | 팬 아웃(fan-out)은 항상 1 이다. |
2. | EX-OR 와 같은 회로 구성으로 적합하다. |
3. | 인버터를 사용하므로 구동 능력이 늘어난다. |
4. | 같은 형태의 논리회로를 연속으로 연결할 수 있다. |
정답 : [2]☜ 블럭 설정하면 보임 정답률 : 55%
|
78. | 집적회로 칩 레이아웃에 있어서 평면계획과 거리가 먼 것은? |
2. | 최소 칩 면적을 얻을 수 있는 구조 계획 |
정답 : [4]☜ 블럭 설정하면 보임 정답률 : 66%
|
79. | 레이아웃 설계가 끝난 후, 레이아웃 설계 자료를 반영하여 논리 시뮬레이션을 다시 하는 것은? |
정답 : [4]☜ 블럭 설정하면 보임 정답률 : 70%
|
80. | MOS 트랜지스터에서 게이트에서의 커패시턴스 관계식은? (단, L은 게이트의 길이, W는 게이트의 폭, Tox는 산화막의 두께, Cox는 SiO2의 유전율을 의미한다.) |
1. | |
2. | |
3. | |
4. | |
정답 : [2]☜ 블럭 설정하면 보임 정답률 : 60%
|
반도체설계산업기사 필기 기출문제(해설) 및 CBT 2019년 04월 27일(1657175)을 이용해 주셔서 감사합니다.